中芯国际和Cadence共同推出用于65纳米的低功耗解决方案Reference Flow 4.0
|
热
|
|
中芯国际和Cadence共同推出用于65纳米的低功耗解决方案Reference Flow 4.0 |
[
作者:佚名 转贴自:中芯国际 点击数:482 更新时间:2009-10-30 文章录入:pecker
] |
Cadence 设计系统公司(NASDAQ: CDNS)日前宣布推出一款全面的低功耗设计流程,面向基于中芯国际集成电路制造有限公司(“中芯国际”,纽约证交所股份代号:SMI;香港联合交易所股票代码: 0981.HK)65纳米工艺的设计工程师。该流程以Cadence(R) 低功耗解决方案为基础,通过使用一个单一、全面的设计平台,可以更加快速地实现尖端、低功耗半导体产品的设计。
“目前,功耗已成为一个关键的设计制约因素,从技术和成本的角度来说,它同时序和面积一样重要”,SMIC 设计服务中心副总裁刘明刚表示,“SMIC-Cadence Reference Flow 4.0具有先进的自动化低功耗设计功能,能够满足低功耗设计创新的需要。”
通过低功耗芯片的设计实现,完成了对该设计流程的确认。上述芯片利用了 SMIC 的内部设计65纳米库,包括有效的电流源模型 (ECSM) 标准单元、功耗管理单元、PLL、SRAM 和 I/O 库。该设计中所采用的低功耗技术包括功率门控和多电源/多电压 (MSMV) 技术,可以降低漏电和动态功耗消耗。
“能率对许多新型半导体产品来说都是一个关键的要求,然而设计者有时却认为关注于功耗只是最近才刚刚兴起,因而伴随着很多风险”,Cadence 公司产品营销副总裁 Steve Carlson 表示,“Cadence 低功耗解决方案提供了全面的、经过硅验证的从前端到后端的流程,面向基于 SMIC 的65纳米工艺技术的设计者,它包括对功能和结构的验证,同时提高了生产率。该解决方案快速、易用并经过了实践检验。”
SMIC 65纳米低功耗 Reference Flow 4.0 包括 Cadence 低功耗解决方案, 搭配 Encounter(R) Conformal(R) Low Power、Incisive(R) Enterprise Simulator、Encounter RTL Compiler、Encounter Digital Implementation System、Cadence QRC Extraction、Encounter Timing System 和 Encounter Power System。
关于 Cadence
Cadence 公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用 Cadence 的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请浏览公司网站 http://www.cadence.com 。
|
|
|
免责声明:本文仅代表作者个人观点,与Pecker's Home无关。登载目的在于传递更多信息,并不代表本网赞同其观点。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字和图片(或其他媒体形式内容)的真实性、完整性、及时性本站不作任何保证或承诺。请读者仅作参考,并请自行核实相关内容。如果有侵犯版权事宜,请通知master@peckerhome.com,我们将在第一时间删除该信息。
|
|
|
|
|
【发表评论】【告诉好友】【打印此文】【关闭窗口】 |